找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

楼主: zhangyang370281

[求助] 芯片封装对ESD影响如何做静态检查

[复制链接]
发表于 2025-4-28 11:14:47 | 显示全部楼层
还是要结合电路和版图一起看,才好定位问题
回复 支持 反对

使用道具 举报

发表于 2025-4-28 11:44:10 | 显示全部楼层
zhangyang370281 发表于 2025-4-28 10:58
能否咨询一下 JEDEC JS-001的测试方法关于IO2IO测试方法,IO2IO单对单Zap和IO2IO单对多Zap,都是允许的吗 ...

都是允许的
回复 支持 反对

使用道具 举报

发表于 2025-4-28 11:45:24 | 显示全部楼层
zhangyang370281 发表于 2025-4-28 10:58
能否咨询一下 JEDEC JS-001的测试方法关于IO2IO测试方法,IO2IO单对单Zap和IO2IO单对多Zap,都是允许的吗 ...

可以加V 详聊 13255555780
回复 支持 反对

使用道具 举报

 楼主| 发表于 2025-4-30 14:38:06 | 显示全部楼层
gratwo 发表于 2025-4-28 11:13
diode反向击穿作为泄放通路吗?

还是diode+power clamp?

up_diode + down_diode + PowerClamp结构
回复 支持 反对

使用道具 举报

发表于 2025-5-3 22:24:16 | 显示全部楼层
nch FF 一般是p base浓度变低,breakdown电压变低,ESD能力变低。diode 的 p base (pwell) 画宽些,可能就好了。
回复 支持 反对

使用道具 举报

发表于 2025-5-6 09:13:48 | 显示全部楼层
zhangyang370281 发表于 2025-4-30 14:38
up_diode + down_diode + PowerClamp结构

利用power clamp的话,可以做一个后仿真。可能会比较容易发现问题


回复 支持 反对

使用道具 举报

发表于 2025-8-4 11:39:54 | 显示全部楼层
zhangyang370281 发表于 2025-3-2 20:45
测试过了,旧版封装该类型管脚失效ESD等级为HBM 3KV,我觉得Margion还是很足的,另外我司没有专门测试ESD ...

我这有设备(mk.2),有需要可以找我,免费给你验。

这种前后结果不对等的情况下,一定要复测的,而且是在同一台设备上,上面说的 一批 HBM 2.5kv fail,一批pass 3kv,从机台输出来看,差异很小,2.5KV的峰值电流最大在1.77A,3KV的峰值电流最下在1.8A。
回复 支持 1 反对 0

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|手机版|小黑屋|关于我们|联系我们|隐私声明|EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-16 05:02 , Processed in 0.035388 second(s), 4 queries , Gzip On, Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表