找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

查看: 11627|回复: 14

[讨论] *全差分DAC偶次谐波高的原因?*

[复制链接]
发表于 2010-12-2 19:02:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 cutezero 于 2010-12-2 19:08 编辑

对原来做好的DAC进行了工艺平移,结构用的一样,都是全差分的信号通路,只是电压降低一些。
在仿真这个DAC时,发现偶此谐波没有被很好地抑制,而是呈幅度逐次下降的趋势(2HD>3HD>4HD>5HD……),不知是什么原因
PS:已经检查过整个电路的对称性没有问题。另外平移前的电路仿真结果是很好的。
请各位指教!谢谢!
 楼主| 发表于 2010-12-2 21:12:43 | 显示全部楼层
有人知道没?
回复 支持 反对

使用道具 举报

发表于 2010-12-2 22:24:19 | 显示全部楼层
从什么移到什么工艺?
管子都一样么?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-12-3 00:10:06 | 显示全部楼层
回复 支持 反对

使用道具 举报

发表于 2010-12-3 07:50:30 | 显示全部楼层
check what cares VDD reduction.
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-12-3 09:20:08 | 显示全部楼层
你是说由电源电压下降引起的吗?
虽然沿用了平移前的结构,但是不同PVT下管子都能工作在饱和区。

check what cares VDD reduction.
widlarfan 发表于 2010-12-3 07:50
回复 支持 反对

使用道具 举报

发表于 2010-12-3 09:50:15 | 显示全部楼层
你的DAC 是用IO device 还是core device?

看看是不是Vth 变化导致headroom 变小。还有看看current source 的drain 是不是抖动很大
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-12-3 10:35:07 | 显示全部楼层
用的是core device。
另外Vth的变化怎么仿真呢?
电流源的波动我看一看。

你的DAC 是用IO device 还是core device?

看看是不是Vth 变化导致headroom 变小。还有看看current sourc ...
vdslafe 发表于 2010-12-3 09:50
回复 支持 反对

使用道具 举报

发表于 2010-12-3 10:37:56 | 显示全部楼层
平移之后 vds-vdsat 还一样么?
开关的控制信号的交叠位置有变化么?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-12-9 16:34:20 | 显示全部楼层
如果做DFT取的时间长度不能精确为一个周期,是不是必须要加窗啊?

平移之后 vds-vdsat 还一样么?
开关的控制信号的交叠位置有变化么?
vdslafe 发表于 2010-12-3 10:37
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

X

QQ|手机版|小黑屋|关于我们|联系我们|隐私声明|EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-16 02:51 , Processed in 0.052152 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表