找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

楼主: IC_Spark

[讨论] I/O GGNMOS ESD 什么情况需要加保护环?

[复制链接]
发表于 2024-7-11 11:23:21 | 显示全部楼层
gan_punk 发表于 2024-7-10 10:18
你说的P-epi是vertical的,NBL肯定是接高电位吸收少子效果最好,但是,还是那个问题,寄生的NPN怎么处理 ...

接个二级电源就会好很多
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-7-11 17:45:53 | 显示全部楼层
Yates 发表于 2024-7-11 11:23
接个二级电源就会好很多

嗯,有道理啊,二级电源安全挺多
回复 支持 反对

使用道具 举报

发表于 2024-7-11 23:41:31 来自手机 | 显示全部楼层
器件本身的NBL需要接hi的。这样可以增加隔离效果。你的lu防护环可以考虑接地
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-7-12 10:30:03 | 显示全部楼层
lawliet666 发表于 2024-7-11 23:41
器件本身的NBL需要接hi的。这样可以增加隔离效果。你的lu防护环可以考虑接地 ...

谢谢~
回复 支持 反对

使用道具 举报

发表于 2024-7-13 22:05:19 | 显示全部楼层
gan_punk 发表于 2024-7-9 14:18
是的,NBL要么接GGNMOS的drain,要么接GND,或者串电阻接到VDD,但是这个电阻不确定接多大合适才可以保证 ...

nbl一般都是接high吧?

回复 支持 反对

使用道具 举报

发表于 2024-7-13 22:08:51 | 显示全部楼层
gan_punk 发表于 2024-7-9 16:17
如果自带的NBL接VDD,那么drain-bulk-NBL的这个NPN怎么解决?pin到VDD打ESD的时候这个寄生的NPN会不会有 ...

pin to vdd diode,另外这个三极管的BV很高的,横向的三极管会先击穿
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-7-15 11:17:16 | 显示全部楼层
franzjoseph 发表于 2024-7-13 22:08
pin to vdd diode,另外这个三极管的BV很高的,横向的三极管会先击穿

采用的是pad based 架构,没有pin to vdd diode
可能我之前表述有问题哈,我说的不是vertical的NPN,是lateral的N+/PW/NW(NBL引出), GGNMOS本身的寄生NPN是N+/PW/N+,这会有竞争对吧
回复 支持 反对

使用道具 举报

发表于 2024-7-17 23:57:32 | 显示全部楼层
gan_punk 发表于 2024-7-15 11:17
采用的是pad based 架构,没有pin to vdd diode
可能我之前表述有问题哈,我说的不是vertical的NPN,是la ...

NBL之上应该还有一层P浅掺杂,所以纵向的BV很高,横向会先击穿
回复 支持 反对

使用道具 举报

发表于 2024-7-17 23:58:27 | 显示全部楼层
gan_punk 发表于 2024-7-15 11:17
采用的是pad based 架构,没有pin to vdd diode
可能我之前表述有问题哈,我说的不是vertical的NPN,是la ...

看错了,横向的竞争管子一般会加pepi隔开,或者靠距离拉开
回复 支持 反对

使用道具 举报

 楼主| 发表于 2024-7-18 10:04:40 | 显示全部楼层
franzjoseph 发表于 2024-7-17 23:58
看错了,横向的竞争管子一般会加pepi隔开,或者靠距离拉开

哦哦,那其实就是相当于non-iso的管子加了deep N ring, 谢谢回复~
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|手机版|小黑屋|关于我们|联系我们|隐私声明|EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-16 05:44 , Processed in 0.031622 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表