找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

楼主: dongzz201

[原创] 16-bit split capacitor SAR ADC design , 预研

[复制链接]
发表于 2016-9-15 21:54:02 | 显示全部楼层
关注一下
回复 支持 反对

使用道具 举报

发表于 2016-9-17 17:16:53 | 显示全部楼层
這需要Analog Flow and Digital Flow都要會,
Step1. > Matlab high level behavior simulation
Step 2.> 先Tapeout analog part Circuit + FPGA (Calibration Algorithm)
完成Step. 1 , enter Step2.
Step3.> Analog Circuit + Synthesis Digital Circuit for Calibration Algorithm-> Tapeout.  
所以想要一個類比工程師單獨完成Calibration SAR ADC 是非常困難的,甚至是不可能的
公司都會Analog 工程師搭配一個Digital 工程師或數個Digital 工程師來完成SAR Calibration ADC.
單靠一個人要做出Calibraiton SAR / Pipelined ADC ,
很困難,除非念博士班,可以慢慢讓您做一年以上.
回复 支持 反对

使用道具 举报

发表于 2016-9-22 11:10:48 | 显示全部楼层
国内现在做成功的吗,想知道有什么好的解决方案
回复 支持 反对

使用道具 举报

发表于 2016-9-24 17:37:21 | 显示全部楼层
回复 23# xlstoner


   我有个同事之前抄过一个TI的16bit 的SARADC,里面有两个一模一样的ADC,一个用来校准用的,正常工作时就一个工作。结构上是分段式电容阵列的,分了4段,高位段4bit,用于采样,单位电容用了1pF,其他段的单位电容都是小尺寸的。好像是用了swapping-cap的技术来改善INL和DNL。
回复 支持 反对

使用道具 举报

发表于 2017-12-5 09:34:17 | 显示全部楼层
16-bit split capacitor SAR ADC design
回复 支持 反对

使用道具 举报

发表于 2024-10-31 14:02:31 | 显示全部楼层

你好,请问是哪颗,也在做16bits的sar,想参考一下
回复 支持 反对

使用道具 举报

发表于 2025-5-21 11:51:06 | 显示全部楼层
感謝大德分享
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

X

QQ|手机版|小黑屋|关于我们|联系我们|隐私声明|EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-16 04:56 , Processed in 0.034523 second(s), 3 queries , Gzip On, Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表