找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

查看: 3035|回复: 4

请教一下如何设计高速的FPGA程序

[复制链接]
发表于 2005-4-26 12:04:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
你好,我想请教一下如何设计高速的FPGA程序,时钟信号是125M,此时编程应注意些什么?或者在编译前要加些什么约束条件之类的,谢谢!(时钟周期的约束我已经加了,周期为8ns,并且编译的结果时钟频率也达到了125M以上,但是,程序稍微修改一下,其就工作就不正常了,例如,有些管脚的时延就变化了等等。)  
发表于 2009-10-30 10:06:35 | 显示全部楼层
约束约束约束约束约束
回复 支持 反对

使用道具 举报

发表于 2009-10-30 11:14:02 | 显示全部楼层
外部接口信号最好采用IOB中FF锁存,内部电路设计时要控制逻辑的级数。约束当然重要,但好的设计更是设计出来的,要在设计开始前多下功夫。125M并不是个很高的频率,稍微注意一下,很容易达到。
回复 支持 反对

使用道具 举报

发表于 2009-10-30 23:54:07 | 显示全部楼层
电路 电路. 画图 再写代码
回复 支持 反对

使用道具 举报

发表于 2009-10-31 01:08:49 | 显示全部楼层
pptiger is right
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则


QQ|手机版|小黑屋|关于我们|联系我们|隐私声明|EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-16 08:45 , Processed in 0.036004 second(s), 8 queries , Gzip On, Redis On.

Powered by Discuz! X3.5

© 2001-2026 Discuz! Team.

快速回复 返回顶部 返回列表