在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 8589|回复: 13

[求助] LDO负载跳变太大,怎么办?

[复制链接]
发表于 2011-10-20 15:25:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
小弟最近一直在做一个LDO,在仿真是一直出现这样的问题,带负载跳变仿瞬态时输出的变化很大,但带负载仿真频率特性时相位裕度也是足够的,看资料LDO的负载跳变应该很小的,请问这是什么情况呢。
low load.jpeg 低负载情况下的频率响应
full load.jpeg 高负载情况下的频率响应 tiaobian.jpeg 负载电流从500U跳变到50U时的输出 TMR_FAN~B_995@L7(~}AEB8.jpg
 楼主| 发表于 2011-10-20 15:26:57 | 显示全部楼层
求各位电源高手指点啊
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-10-20 16:17:31 | 显示全部楼层
环路的频率响应没加补偿网络就已经够了,但是负载跳变时却有很大的问题,求高手解释啊
回复 支持 反对

使用道具 举报

发表于 2011-10-20 18:41:55 | 显示全部楼层
电路图看起来和常用LDO差别蛮大。为啥这样做呢??
回复 支持 反对

使用道具 举报

发表于 2011-10-20 20:28:36 | 显示全部楼层
仿瞬态跳变大是环路的响应速度不够快,也即是环路带宽不够;而你仿的AC只是基于某一特定直流工作点的交流特性,即使看起来环路特性很好,也只能反映出一个工作点的状态。所以针对LDO更应该注重的是仿真瞬态特性,可以把仿真步长设定在1nv左右,看瞬态时是否会有震荡发生。AC仿真是要保证在最坏状态下环路也能稳定。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-10-20 20:33:22 | 显示全部楼层
回复 4# zfmdcy


    其实是个简单的结构,就是在输出那里加了Mora的current boosting的结构,输出的管分成了2个。
回复 支持 反对

使用道具 举报

发表于 2011-10-21 14:32:28 | 显示全部楼层
负载电流从500uA到50uA就有这么大的变化,确实有些不正常
1. 运放工作电流是不是有点小,导致slewrate太小
2. 没有看到有内部补偿,是用外部补偿的吗?外部补偿的话,电路中最好加上电容的寄生电阻
3. 分压电路用的是pmos,确认一下这条支路的电流,不要太小。提高分压电路的响应,可以在最上面的pmos上并联一个pf量级的电容试试
回复 支持 反对

使用道具 举报

发表于 2011-10-22 22:06:32 | 显示全部楼层
从你的仿真结果来看是因为你没有输出电容,导致负载下跳很多。你没有标出尾电流的大小,但似乎你的SR不够。其实仿真结果问题很容易找的,看看各点波形就很容易定位问题了。
此外你的diode是为了减小pass device阈值的吗?如果这样做会很危险的。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-10-23 12:48:57 | 显示全部楼层
回复 8# refugee


    请问下这样做的话,会出现什么坏的情况呢?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-10-23 12:55:24 | 显示全部楼层
回复 8# refugee


   我加上去的时候出现了衬底漏电流的情况,后来问我师兄,他说每个管子都会有点漏电流,然后我就没怎么重视了,还望多多请教啊
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2026-1-19 02:49 , Processed in 0.075321 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表